數(shù)字電子技術(shù)基礎(chǔ)期末考試題

    時間:2022-08-19 12:52:56 試題 我要投稿
    • 相關(guān)推薦

    數(shù)字電子技術(shù)基礎(chǔ)期末考試題

      數(shù)字電子技術(shù)基礎(chǔ)學(xué)的是什么?期末會考什么呢?下面是小編為大家收集整理的數(shù)字電子技術(shù)基礎(chǔ)相關(guān)內(nèi)容,歡迎閱讀。

    數(shù)字電子技術(shù)基礎(chǔ)期末考試題

      數(shù)字電子技術(shù)基礎(chǔ)期末考試題

      一、單項選擇題(每小題1分,共10分)

      1、以下描述一個邏輯函數(shù)的方法中,( )只能唯一表示。

      A.表達式   B.邏輯圖   C.真值表  D.波形圖

      2、在不影響邏輯功能的情況下,CMOS與非門的多余輸入端可( )。

      A.接高電平  B.接低電平   C.懸空   D.通過電阻接地

      3、一個八位二進制減法計數(shù)器,初始狀態(tài)為00000000,問經(jīng)過268個輸入脈沖后,此計數(shù)器的狀態(tài)為(  )。

      A.11001111  B.11110100  C.11110010  D.11110011

      4、若要將一異或非門當作反相器(非門)使用,則輸入端A、B端的連接方式是(  )。

      A.A或B中有一個接“1” B.A或B中有一個接“0”

      C.A和B并聯(lián)使用   D.不能實現(xiàn)

      5、在時序電路的狀態(tài)轉(zhuǎn)換表中,若狀態(tài)數(shù)N=3,則狀態(tài)變量數(shù)最少為(   )。

      A.16  B.4  C.8  D.2

      6、下列幾種TTL電路中,輸出端可實現(xiàn)線與功能的門電路是(  )。

      A.或非門  B.與非門  C.異或門  D.OC門

      7、下列幾種A/D轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是(  )。

      A.并行A/D轉(zhuǎn)換器   B.計數(shù)型A/D轉(zhuǎn)換器

      C.逐次漸進型A/D轉(zhuǎn)換器  D.雙積分A/D轉(zhuǎn)換器

      8、存儲容量為8K×8位的ROM存儲器,其地址線為(  )條。

      A.8  B.12  C.13  D.14

      9、4個觸發(fā)器構(gòu)成的8421BCD碼計數(shù)器,共有(  )個無效狀態(tài)。

      A.6  B.8  C.10  D.12

      10、以下哪一條不是消除竟爭冒險的措施(  )。

      A.接入濾波電路 B.利用觸發(fā)器

      C.加入選通脈沖  D.修改邏輯設(shè)計

      二、填空題(每空1分,共20分)

      1、時序邏輯電路一般由( )和( )兩分組成。

      2、多諧振蕩器是一種波形產(chǎn)生電路,它沒有穩(wěn)態(tài),只有兩個

      3、數(shù)字電路中的三極管一般工作于________區(qū)和________區(qū)。

      4、四個邏輯變量的最小項最多有________個,任意兩個最小項之積為________。

      5、555定時器是一種用途很廣泛的電路,除了能組成________觸發(fā)器、________觸發(fā)

      器和________三個基本單元電路以外,還可以接成各種實用電路。

      6、用2048×12的ROM芯片,最多能實現(xiàn)________個輸入________個輸出的組合邏輯

      函數(shù)。

      7、對于JK觸發(fā)器,若J=K,則可完成________觸發(fā)器的邏輯功能;若K=J=1,則完成

      ________觸發(fā)器的邏輯功能。

      8、時序邏輯電路的輸出不僅和_________有關(guān),而且還與________有關(guān)。

      9、三態(tài)門的輸出狀態(tài)有________、低電平、________三種狀態(tài)。

      10、采用ISP技術(shù)的PLD是先裝配,后________。

      11、轉(zhuǎn)換速度|和______________是衡量A/D轉(zhuǎn)換器和D/A轉(zhuǎn)換器性能優(yōu)劣的主要指標。

      三、簡答題(每小題5分,共15分)

      1、證明邏輯函數(shù)式: BC ? D ? D(B ? C )(AD ? B) ? B ? D。

      2、簡述下圖所示組合邏輯電路的功能。

      3、試述施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器的工作特點。

      四、分析設(shè)計題(共30分)

      1、試列寫下列 ROM結(jié)構(gòu)中Y2、Y1、Y0的函數(shù)表達式,并采用八選一數(shù)據(jù)選擇器 74LS152對Y2、Y1、Y0重新實現(xiàn)。要求寫出實現(xiàn)表達式,并畫出邏輯電路圖。其中,ROM地址譯碼器中,輸入地址選中的列線為高電平。(10分)

      2、試用 JK觸發(fā)器和門電路設(shè)計一個十三進制的計數(shù)器,要求體現(xiàn)邏輯抽象、狀態(tài)化簡、狀態(tài)方程、特性方程、驅(qū)動方程和輸出方程等中間過程,畫出邏輯電路圖,并檢查所設(shè)計的電路能否自啟動。(20分)

      參考答案

      一、單項選擇題。

      1-5   CABBD

      6-10  DACAB

      二、填空題。

      1、存儲電路,組合電路

      2、暫穩(wěn)態(tài)

      3、截止,飽和

      4、16,0

      5、施密特,單穩(wěn)態(tài),多諧振蕩器

      6、11,12

      7、T,T′

      8、該時刻輸入變量的取值,電路原來的狀態(tài)

      9、高電平,高阻態(tài)

      10、編程

      11、轉(zhuǎn)換精度

      三、簡答題

      1、略

      2、解:該電路為三人表決電路,只要有 2票或 3票同意,表決就通過。

      3、解:

      施密特觸發(fā)器:(1)輸入信號從低電平上升的過程中,電路狀態(tài)轉(zhuǎn)換時對應(yīng)的輸入電平,

      與輸入信號從高電平下降過程中對應(yīng)的輸入轉(zhuǎn)換電平不同;(2)在電路狀態(tài)轉(zhuǎn)換時,通過電

      路內(nèi)部的正反饋過程使輸出電壓波形的邊沿變得很陡。

      單穩(wěn)態(tài)觸發(fā)器:(1)有穩(wěn)態(tài)、暫穩(wěn)態(tài)兩個狀態(tài);(2)在外界觸發(fā)脈沖作用下,能從穩(wěn)態(tài)

      翻轉(zhuǎn)到暫穩(wěn)態(tài),暫穩(wěn)態(tài)持續(xù)一段時間后,自動回到穩(wěn)態(tài);(3)暫穩(wěn)態(tài)持續(xù)時間的長短取決于

      電路本身參數(shù),與觸發(fā)脈沖的寬度和幅度無關(guān)。

      四、分析設(shè)計題

      1、略

      2、略

      延伸閱讀:數(shù)字電子技術(shù)基礎(chǔ)復(fù)習(xí)知識點

      觸發(fā)器按邏輯功能的分類

      一.RS觸發(fā)器

      Qn+1=S+RQn

      SR=0(約束條件)

      二.JK觸發(fā)器

      Qn+1=JQn+KQn

      三.T觸發(fā)器

      Qn+1=TQn+TQn

      JK觸發(fā)器的兩個輸入端連接在一起作為T端,就可以構(gòu)成T觸發(fā)器。

      當T觸發(fā)器的控制端接至固定的高電平時,每次CP信號作用后必然翻轉(zhuǎn)成與初態(tài)相反的狀態(tài)。

      Qn+1=Qn

      四.D觸發(fā)器

      Qn+1=D

      時序電路分析

      1.從給定的邏輯圖中寫出每個觸發(fā)器的驅(qū)動方程

      2.把得到的驅(qū)動方程代入相應(yīng)的觸發(fā)器特性方程,得出每個觸發(fā)器的狀態(tài)方程,從而組成狀態(tài)方程組。

      3.根據(jù)電路圖寫出輸出方程。

      2.分析圖4-7所示電路的邏輯功能。

      (1)寫出驅(qū)動方程、狀態(tài)方程

      (2)作出狀態(tài)轉(zhuǎn)移表、狀態(tài)轉(zhuǎn)移圖

      (3)指出電路的邏輯功能,并說明能否自啟動

      試分析圖4-9下面時序邏輯電路

      (1)寫出該電路的驅(qū)動方程,狀態(tài)方程和輸出方程

      (2)畫出Q1Q0的狀態(tài)轉(zhuǎn)換圖

      (3)根據(jù)狀態(tài)圖分析其功能

      任意進制計數(shù)器的構(gòu)成方法

      假定已有N進制計數(shù)器,需要得到M進制計數(shù)器。這時有M>N和M<N兩種情況(M>N這里不做講解)

      M<N時,在N進制計數(shù)器的順序計數(shù)過程中要設(shè)法跳越N-M個狀態(tài),就可以得到M進制計數(shù)器了。

      方法有置零法和置數(shù)法兩種。

      置零法適用于有異步置零輸入端的計數(shù)器。它是從S0開始計數(shù)并接收了M個計數(shù)脈沖以后,電路進入Sm狀態(tài)產(chǎn)生了一個置零信號加到計數(shù)器的異步置零輸入端,計數(shù)器立刻返回S0狀態(tài)。這樣實現(xiàn)跳越N-M個狀態(tài)。

      置數(shù)法是通過給計數(shù)器重復(fù)置入某個數(shù)值來實現(xiàn)跳越N-M個狀態(tài),從而得到M進制計數(shù)器。

      3.十六進制計數(shù)器74161的邏輯符號如圖4-27(a)所示,功能如表4-1。要求構(gòu)成十進制計數(shù)器,其十個循環(huán)狀態(tài)如圖4-27(b)所示。請畫出接線圖,可以增加必要的門。

      時序電路的設(shè)計方法

      一、邏輯抽象,得出電路的狀態(tài)轉(zhuǎn)換圖或狀態(tài)轉(zhuǎn)換表

      1.分析給定的邏輯問題,確定輸入變量、輸出變量以及電路的狀態(tài)數(shù)。

      2.定義輸入、輸出邏輯狀態(tài)和每個電路狀態(tài)的含義,并將電路狀態(tài)順序編號。

      3.依題意列出電路的狀態(tài)轉(zhuǎn)換圖或狀態(tài)轉(zhuǎn)換表。

      二、狀態(tài)化簡

      若兩個電路狀態(tài)在相同的輸入下有相同的輸出,并且轉(zhuǎn)換到同一個次態(tài)去,則稱這兩個狀態(tài)為等價狀態(tài)。

      狀態(tài)化簡的目的在于將等價狀態(tài)合并,以求得最簡的狀態(tài)轉(zhuǎn)換圖。

      三、狀態(tài)分配

      時序邏輯電路的狀態(tài)是用觸發(fā)器狀態(tài)的不同組合來表示的。需要確定觸發(fā)器的數(shù)目n。因為n的觸發(fā)器共有2n種狀態(tài)組合,所以為獲得時序電路所需的M個狀態(tài),必須取2n-1<M≤2n。

      其次,要給每個電路狀態(tài)規(guī)定對應(yīng)的觸發(fā)器狀態(tài)組合。

      四、選定觸發(fā)器的類型,求出電路的狀態(tài)方程,驅(qū)動方程和輸出方程

      五、根據(jù)得到的方程式畫出邏輯圖

      六、檢查設(shè)計的電路能否自啟動

      可以利用無關(guān)項檢查能否自啟動,將無關(guān)項代入狀態(tài)轉(zhuǎn)換圖當中。

      4.試用D觸發(fā)器設(shè)計一個同步五進制加法計數(shù)器,要求寫出設(shè)計過程。

    【數(shù)字電子技術(shù)基礎(chǔ)期末考試題】相關(guān)文章:

    數(shù)字電子技術(shù)基礎(chǔ)心得體會(精選7篇)10-09

    數(shù)學(xué)電子技術(shù)基礎(chǔ)試題11-03

    數(shù)字電子技術(shù)實訓(xùn)報告02-06

    基礎(chǔ)護理考試題及答案10-04

    參考造型基礎(chǔ)考試題09-25

    電工基礎(chǔ)考試題及答案09-24

    消防基礎(chǔ)考試題及答案11-04

    《初級基礎(chǔ)》備考試題及答案09-24

    英語寫作基礎(chǔ)自考試題01-29

    電子技術(shù)基礎(chǔ)專業(yè)的個人簡歷08-26

    国产一级a爱做免费播放_91揄拍久久久久无码免费_欧美视频在线播放精品a_亚洲成色在线综合网站免费

      香蕉网伊中文在线字幕视频 | 午夜福利国产观看视频1 | 午夜在线观看亚洲国产欧洲 | 亚噜噜狠久久香蕉人妖 | 亚洲午夜高清视频在线 | 日本特黄特黄刺激大片 |